Ingénieur(e) Vérification FPGA / SoC - SystemVerilog SV/UVM
Role details
Job location
Tech stack
Job description
Intégré(e) à une équipe projet experte, vous interviendrez sur des développements FPGA / SoC complexes, depuis la définition de la stratégie de vérification jusqu'à la validation finale :
- Définir la stratégie de vérification en lien avec l'architecture et les exigences système
- Développer et maintenir des environnements de vérification en SystemVerilog / UVM
- Écrire des tests fonctionnels, scénarios complexes et assertions (SVA)
- Mettre en œuvre la vérification basée sur la couverture (functional & code coverage)
- Participer aux revues de spécifications, d'architecture et de code RTL
- Analyser les anomalies détectées en simulation
- Contribuer à l'amélioration continue des méthodologies de vérification
- Interagir étroitement avec les équipes design, validation, logiciel et système
Selon votre niveau, vous pourrez également :
- Être référent technique sur la vérification
- Encadrer techniquement des ingénieurs plus juniors
- Participer aux choix méthodologiques et outils, Chez ELSYS Design, nous sommes tous ingénieurs, votre manager sera donc lui aussi issu de la technique. Il veillera à vous proposer des projets pertinents qui vous permettront de vous constituer une expérience riche, bâtie sur un socle de compétences recherchées.
Vous aimez relever des défis techniques ? Vous avez envie d'évoluer dans une ambiance humaine, bienveillante et responsabilisante ? D'intégrer une structure familiale, présentant les avantages d'un grand groupe ?
Requirements
Diplôme d'ingénieur ou équivalent (électronique, microélectronique, systèmes embarqués)
Compétences techniques indispensables
- Très bonne maîtrise de SystemVerilog
- Expérience significative de la méthodologie UVM
- Solide compréhension des architectures FPGA / SoC
- Pratique des outils de simulation (Questa, VCS, Xcelium…)
- Connaissances en protocoles standards (AXI, AHB, APB, PCIe, Ethernet, etc.)
- Maîtrise des concepts de coverage, assertions, constrained random
Compétences appréciées
- Expérience en vérification formelle
- Connaissances en VHDL / Verilog RTL
- Scripting (Python, Tcl, Bash)
- Environnement Linux
- Expérience multi-projets ou contexte critique (aéro, spatial, défense)
Qualités personnelles
- Rigueur et sens du détail
- Esprit d'analyse et de synthèse
- Goût pour les environnements techniques complexes
- Esprit d'équipe et bonne communication
- Curiosité technologique et volonté de progresser, * Electronique : analogique, numérique, FPGA, puissance, RF…
- Logiciel embarqué : temps réel, firmware, Linux, C, asm, …
- Logiciel applicatif : développement logiciel (Java, C++, .NET, Web, Mobile, Big Data, Cloud), validation, système, intégration, DevOps, data science, machine learning, business intelligence, cybersécurité, génie logiciel…
- Mécanique : CAO, calcul de structure, simulation thermique, optimisation…
- Autres profils : chef de projet, architecte, intégrateur, ingénieur d'études, business manager…
Les postes sont en CDI et sont rattachés aux centres techniques de Grenoble, Lyon, Nice Sophia Antipolis, Aix-en-Provence, Toulouse, Paris, Rennes, Nantes.
Benefits & conditions
Avantages Salariaux
- 10 jours de RTT par an
- Allocation repas ou Titre restaurant presque intégralement pris en charge
- Mutuelle Santé Famille
- Compte Epargne Temps
- Participation et Intéressement
- Prime de cooptation de 1000 ou 1500 €
- Prime de vacances
- Prime Transport de 200 € net par an et 50 € brut mensuel.