Ingénieur FPGA expérimenté F/H

KAMSI RH
Canton of Cachan, France
2 days ago

Role details

Contract type
Permanent contract
Employment type
Full-time (> 32 hours)
Working hours
Regular working hours
Languages
French, English
Experience level
Senior

Job location

Remote
Canton of Cachan, France

Tech stack

4G (Telecommunication)
C++
Code Review
Modems
Logic Synthesis of Circuits
Embedded Software
Ethernet
Field-Programmable Gate Array (FPGA)
PCI Express
SystemC
SystemVerilog
Verilog
VHDL
Vivado
ModelSim

Job description

Nous recherchons un(e) ingénieur(e) expérimenté(e) en mico-électronique pour prendre en charge des projets FPGA complexes. Vous serez impliqué(e) dans des développements critiques en interaction étroite avec les équipes de conception des cartes électroniques et/ou de développement du logiciel embarqué. Les projets concernent majoritairement des architectures SoC avec des exigences fortes en termes de débit, de latence et de synchronisation.

Vôtre rôle :

  • Définir l'architecture et les spécifications techniques d'IP ou de FPGA complets
  • Concevoir/adapter des environnements de test, à base de d'UVM selon besoin
  • Implémenter des blocs de traitement complexes à fortes contraintes Temps réel
  • Intégrer des protocoles tels qu'Ethernet, PCIe, DisplayPort, ...
  • Assurer l'intégration des blocs IP, la simulation RTL, la synthèse logique, le placement/routage et la validation sur cible
  • Collaborer étroitement avec les équipes HW et SW pour garantir la cohérence fonctionnelle et temporelle des blocs
  • Encadrer techniquement les développeurs juniors et participer aux revues de code et de design
  • Maîtrise de VHDL, Verilog, SystemVerilog, SystemC/C++
  • Il faut une personne habilitable défense OBLIGATOIRE !

Requirements

Diplôme d'ingénieur en électronique ou microélectronique

5 à 10 ans d'expérience en conception ASIC/FPGA, avec une forte exposition aux environnements Télécom/Aero/Ferroviaire/Spatial/Energie ...

Maîtrise de VHDL, Verilog, SystemVerilog, SystemC/C++

Expérience en développement de testbenches complexes, idéalement en méthodologie UVM.

Connaissance des architectures video HDMI, DisplayPort, Ethernet, PCIe, modem 4G/5G, chaînes PHY ...

Maîtrise des outils Cadence Xcelium, Siemens ModelSim, Vivado, Quartus, Synplify.

Bonne compréhension des algorithmes de traitement du signal et de leur implémentation matérielle

Capacité à travailler en synergie avec les équipes matérielles et logicielles

Anglais technique requis OBLIGATOIRE pour une utilisation ponctuelle lors des échanges avec les filiales et les fournisseurs.

NB : Il faut impérativement 5 ans d'expérience FPGA !

Benefits & conditions

Congés additionnels

10

Intéressement

Entre 500 et 1000 euros par an

Participation

Entre 500 et 1000 euros par an

Télétravail

Mutuelle d'entreprise

Tickets restaurant

Apply for this position